Академический Документы
Профессиональный Документы
Культура Документы
x1 x2 x3 Y
0 0 0 1
0 0 1 0
0 1 0 1
0 1 1 1
1 0 0 1
1 0 1 1
1 1 0 0
1 1 1 1
x2 x2
x1 x1 x2 x3 x1 x2 x3 * x1 x2 x3 * x1 x2 x3 *
x1 x1 x2 x3 * x1 x2 x3 * x1 x2 x3 x1 x2 x3 *
x3 x3 x3
Описание мнемосхемы
эмулятора универсального лабораторного комплекса
В соответствие с заданием:
составить таблицу истинности;
написать СДНФ заданной функции;
минимизировать СДНФ;
начертить схему электрическую функциональную в базисе Буля, Шеффера,
Пирса;
Запустить эмулятор в режиме «Логические элементы».
Собрать на мнемосхеме схему электрическую функциональную в одном из базисов в
соответствии с индивидуальным заданием.
Нажать кнопку «СХЕМА» на верхней линейке окна экрана. В выпадающем окне
нажать строчку «Пуск».
Изменяя значения переменных на входах собранной схемы проверить
работоспособность схемы по таблице истинности.
В случаи несовпадения результатов найти ошибку и устранить ее. Для этого внести
исправления в схему в режиме «Стоп».
После устранения ошибочных соединений снова перейти к проверке
работоспособности схемы в соответствие с таблицей истинности.
Таблица 2.1
Таблица истинности дешифратора
Входы Выходы
x1 x2 x3 у0 y1 ... y5 ... y7
0 0 0 1 0 0 0
0 0 1 0 1 0 0
0 1 0 0 0 0 0
0 1 1 0 0 0 0
... ...
1 0 0 0 0 0 0
1 0 1 0 0 1 0
1 1 0 0 0 0 0
1 1 1 0 0 0 1
На рис. 2.1 представлены структурная схема ДШ, построенная в базисе (И-НЕ, И), и
условное ее обозначение на принципиальных электрических схемах ЭВМ. Кружочки у
линий, выходящих из логических элементов, указывают на инверсию функций,
реализуемых элементами.
Входы Выходы
x1 x2 x3 x4 y1 y2
1 0 0 0 0 0
0 1 0 0 0 1
0 0 1 0 0 1
0 0 0 1 1 0
1* 1* 1* 1
1* 1* 1* 1*
1* 1* 1* 1
0 0* 0 0*
Таблица 2.5
Таблица истинности шифратора
Входы Выходы
x1 x2 x3 x4 x5 x6 x7 y1 y2 y3
1 0 0 0 0 0 0 0 0 1
0 1 0 0 0 0 0 0 1 0
0 0 1 0 0 0 0 0 1 1
0 0 0 1 0 0 0 1 0 0
0 0 0 0 1 0 0 1 0 1
0 0 0 0 0 1 0 1 1 0
0 0 0 0 0 0 1 1 1 1
Схемы сравнения, или компаратор, обычно строятся как поразрядные. Они широко
используются и автономно, и в составе более сложных схем, например при построении
сумматоров.
Таблица истинности (табл. 3.1) отражает логику работы i-го разряда схемы
сравнения при сравнении двух векторов — А и В. На рис. 3.1 показана структурная схема
компаратора.
Таблица 3.1
Таблица истинности компаратора
Входы Выходы
ai bi Yi
0 0 1
0 1 0
1 0 0
1 1 1
Таблица 3.2
Таблица истинности схемы сложения по модулю 2
Входы Выходы
ai bi Yi
0 0 0
0 1 1
1 0 1
1 1 0
В соответствие с заданием:
составить таблицы истинности;
написать СДНФ полученных функций;
начертить схемы электрические функциональние в базисе Буля, Шеффера
или Пирса;
Запустить эмулятор в режиме «Логические элементы».
Собрать на мнемосхеме схему электрическую функциональную в одном из базисов.
Нажать кнопку «СХЕМА» на верхней линейке окна экрана. В выпадающем окне
нажать строчку «Пуск».
Изменяя значения переменных на входах собранной схемы проверить
работоспособность схемы по таблице истинности.
В случаи несовпадения результатов найти ошибку и устранить ее. Для этого внести
исправления в схему в режиме «Стоп».
После устранения ошибочных соединений снова перейти к проверке
работоспособности схемы в соответствие с таблицей истинности.
Таблица 4.1
Таблица истинности комбинационного полусумматора
Входы Выходы
ai bi Si Pi
0 0 0 0
0 1 1 0
1 0 1 0
1 1 0 1
Логические зависимости:
(4.1)
Зависимости (4.1) соответствуют логике работы самого младшего разряда любого
сумматора. Структурная схема одноразрядного сумматора (полусумматора) представлена
на рис. 4.1.
В соответствие с заданием:
составить таблицу истинности;
написать СДНФ заданной функции;
начертить схему электрическую функциональную в базисе Буля, Шеффера,
Пирса;
Запустить эмулятор в режиме «Логические элементы»
Собрать на мнемосхеме схему электрическую функциональную в одном из базисов
Нажать кнопку «СХЕМА» на верхней линейке окна экрана. В выпадающем окне
нажать строчку «Пуск».
Изменяя значения переменных на входах собранной схемы проверить
работоспособность схемы по таблице истинности.
В случаи несовпадения результатов найти ошибку и устранить ее. Для этого внести
исправления в схему в режиме «Стоп».
После устранения ошибочных соединений снова перейти к проверке
работоспособности схемы в соответствие с таблицей истинности.
Таблица 5 .1
Условия работы триггера
Входы Выход
R S qt Состояние qt+1 Режим
0 0 0 0 Хранение
0 0 1 1 Хранение
1 0 0 0 Установка 0
1 0 1 0 Установка 0
0 1 0 1 Установка 1
0 1 1 1 Установка 1
1 1 0 ? Запрещенное состояние
1 1 1 ? Запрещенное состояние
а б
Рис. 5.2. Синхронные RS-триггеры
Синтез электрической функциональной схемы
Т-триггер или, иначе говоря, триггер со счетным входом при значении Xt = 0 триггер
сохраняет свое ранее установленное состояние - режим хранения состояния, при Xt = 1
триггер переходит в противоположное состояние. Таблица переходов (табл. 6.1) и
диаграмма работы (рис. 6.1в) отражают динамику работы этого элемента.
Таблица 6.1
Таблица переходов Т-триггера
а
Рис. 7.1. Схема регистра на RS-триггерах: а — функциональная схема;
б — условное обозначение регистра
Вход Состояния
Режим
x 000 001 010 011 100 101 110 111
0 000 001 010 011 100 101 110 111 Хранение
1 001 010 011 100 101 110 111 000 Счет