Вы находитесь на странице: 1из 5

ТЕХНИЧЕСКИЙ УНИВЕРСИТЕТ МОЛДОВЫ

ФАКУЛЬТЕТ ВЫЧИСЛИТЕЛЬНОЙ ТЕХНИКИ, ИНФОРМАТИКИ И

МИКРОЭЛЕКТРОНИКИ ДЕПАРТАМЕНТ МИКРОЭЛЕКТРОНИКИ И

БИОМЕДИЦИНСКОЙ ИНЖЕНЕРИИ

ОТЧЁТ
По лабораторной работе №5
На тему: “Исследование RS-, JK, D- триггеров”
По предмету: “ЦИФРОВЫЕ ИНТЕГРАЛЬНЫЕ СХЕМЫ”

Выполнил: Кушниренко Александр,


ст. гр. IBM-202

Проверил: Магариу Николае,


Ассист. Унив.

Кишинёв, 2022
Цели работы:

- Изучение работы триггеров на основе логических операторов;


- Выработка методов проектирования и разработки триггеров и методов тестирования
логических схем с реакцией;
- Изучение схем и режимов функционирования RS-, JK-, D-триггеров типа master-slave.

Исследуемые схемы:

Рис. 1 Принципиальная схема RS-триггера на микросхеме К155ЛА3 (7400)

Рис. 2 Принципиальная схема JK-триггера на микросхемах К155ЛА3 (7400) и К155ЛА4 (7410)


Рис.3 Принципиальная схема D-триггера на микросхемах К155ЛА3 (7400) и К155ЛА4 (7410)

Ход работы:

Собираются соответствующие схемы с рисунков 1, 2, 3, представленных выше, на breadboard-e


и макетной плате с использованием микросхем К155ЛА3 и К155ЛА4. Полученные данные
заносятся в соответствующие таблицы. Строятся диаграммы сигналов для каждого типа
триггера.

Таблица состояний RS-триггера

№ 1 2 3 4 5 6
комбинации
S 1 0 0 0 1 0
R 0 0 1 0 1 0
Q 1 1 0 0 --- 0
Q inv 0 0 1 1 --- 1
Примечание. При комбинации №5 состояние неопределённое.

Диаграмма сигналов RS-триггера


Таблица состояний JK-триггера

№ 1 2 3 4 5 6 7
комбинации
J 1 0 0 0 1 0 1
K 0 0 1 0 1 0 1
Q 1 1 0 0 1 1 0
Q inv 0 0 1 1 0 0 1
Диаграмма сигналов JK-триггера

Таблица состояний D-триггера

№ комбинации 1 2 3 4
D 1 1 0 0
CLK 0 1 0 1
Q 0 1 1 0
Q inv 1 0 0 1
Диаграмма сигналов D-триггера

Выводы:
Результатом выполнения данной лабораторной работы стало исследование всех
возможных комбинаций состояния различных триггеров (RS, JK, D) - устройств, имеющими
возможность запоминать и хранить данные. Используя это свойство, триггеры применяют в
создании
элементов памяти, синтезе счётчиков. Эти элементы секвенциальной логики могут
быть синхронными и асинхроными, то есть зависимыми и соответственно,
независимыми от тактового сигнала (clock).

RS-триггер позволяет устанавливать (S - set) и сбрасывать (R - reset) состояние. Комбинация


двух логических “1” приводит к возникновению неопределённого состояния (“1” и “0” быстро
сменяют друг друга, то есть не устанавливается какое-то конкретное конечное состояние).

JK-триггер - это модифицированный RS-триггер, имеющий почти такую же таблицу истинности


за исключением того, что в этом устройстве можно устанавливать логические “1” на вход, что
приводит к инверсии выходных данных.

D-триггер позволяет хранить информацию. Может иметь статический или динамический вход.
При использовании статического входа данные записываются, пока подана “1”. Динамический
вход синхронизирует запись данных либо по фронту нарастания, либо по фронту спада
подаваемого сигнала.

Вам также может понравиться